power estimation
基本解釋
- 動力估計
- 功率估計
英漢例句
- Power estimation and optimization experimental platform for Very Large-Scale Integrated (VLSI) Circuits.
本文主要內容涉及以下方面:(1)集成電路功耗估計及優(yōu)化實驗平臺。 - The circuit characteristics are abstracted at microarchitecture level and a microarchitectural peak power estimation model is implemented.
對處理器的電路級特性進行微體系結構級抽象,建立了參數化的峰值功耗估算模型; - This approach can be used for the power estimation and the optimization analysis on principal dimensions of this type boat in shallow water.
可用于該類船型淺水功率估算及主尺度優(yōu)化分析計算。
雙語例句
詞組短語
- noise power spectrum estimation 噪聲功率譜估計
- Power Flow Estimation 潮流估算
- Power spectral estimation 功率譜估計
- core power distribution estimation 堆芯功率分布估算
- modern power spectral estimation 現(xiàn)代功率譜估計
短語
專業(yè)釋義
- 功耗估計
Firstly, the power model corresponding to each component in CMOS circuits was introduced and the dynamic and static method for power estimation was summarized.
本文的主要工作如下: 首先分析了CMOS電路功耗的組成和相應的功耗模型,總結了已有的用于功耗估計的靜態(tài)方法和動態(tài)方法。 - 功率估計
Based on the Least Square algorithm and Eigenvalue Decompositon estimation algorithm (LS-EVD) of noise power estimation, an improved algorithm is developed for the noise character analysis.
在噪聲特性分析方面,分析了各OFDM電臺噪聲統(tǒng)計特性上的差異,重點研究了信噪比估計算法,提出了一種改進的基于最小二乘法一特征值分解(LS-EVD)的噪聲功率估計算法。 - 功耗估算
Power estimation and optimization at high level is the key technology in SOC design.
在高層次對系統(tǒng)進行功耗估算和功耗優(yōu)化是SOC設計的關鍵技術。計算機科學技術
- 功耗評估
Architecture level power estimation, a high-level power estimation, mainly uses two methods: activity-based and transition-based.
在高層評估中體系結構級的功耗評估策略主要有兩種:基于活動和基于翻轉的評估。 - 功耗估計
- 功耗分析
With the property of high accuracy,this method provides a fast,efficient and accurate power estimation platform for low-power processor design.2.
本方法的速度比結構級功耗模擬器和門級網表功耗分析方法要快,并且具有門級網表級的準確度,為處理器的低功耗設計提供了快速、高效、準確的研究平臺。 - 功率估計
- 功率估算
- 動力估算